实验五 三态总线控制电路设计
一、实验目的
1.掌握进程的一般描述方法;
2.进一步掌握文本输入的EDA设计方法。
二、设计内容
设计一个三态总线控制门电路。具体设计要求如下:
1)当EN=0时,三态门的输出端处于高阻状态;
2)根据EN值的不同,使得输出端分别选择输出七个输入端的信号。
七个输入端的输入信号均为四位二进制信号。试用两种方法实现。(其中必须包含信号量的定义)
三、实验结果记录
1.两种方法的源程序。
2.仿真波形(只需要一种源程序的仿真波形)
3.延时分析(两种方法的延时分析)
五、问题讨论
1.试分析对比两种方法的效率。
2.若引入时钟沿信号,哪种方法更合适?为什么?
因篇幅问题不能全部显示,请点此查看更多更全内容